lstd.net
当前位置:首页 >> 74ls373作用 >>

74ls373作用

373为三态输出的八 D 透明锁存器,共有 54S373 和 74LS373 两种线路 结构型式,其主要电器特性的典型值如下(不同厂家具体值有差别): 型号 TPD PD 54S373/74S373 7ns 525mW 54LS373/74LS373 17ns 120mW 373 的输出端

存储器扩展电路中74LS373的主要功能是锁存要访问的存储器低8位地址.

(1).1 脚是输出使能(OE),是低电平有效,当1 脚是高电平时,不管输入3、4、7、8、13、14、 17、18 如何,也不管11 脚(锁存控制端,G)如何,输出2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、 15(Q5)、16(Q6)、19(Q7)全部呈现高阻状

比如8位的ad转换吧,转换0~5v为数字量信号,就是把5v分成256份,每份是5/256,这个也就是精度,最小一份就是5/256 v,0.02v左右,比如输入信号为5v,就占了256份,ad输出结果换成16进制就是0xff,比如说输入是3.1v,就占了3.1/(5/256)=158.72份,所以输出结果只能是158份,0x9e,就偏差了0.72份,就是0.72*5/256=0.014v,就偏差了0.014v左右,如果10位的ad转换,每份就是5/1024,精度也就高了很多,反过来da转换也是一样的

1.锁存器74hc573功能:编程时,1.使能端置1,此时输出数据和输入数据一致; 2.使能端清0,输出端保持原有值,使得输出的数据锁定,防止误操作.2.译码器74ls373(1).1脚是输出使能(OE),是低电平有效,当1脚是高电平时,输出全部呈

74ls373是八D锁存器(三态). 一个封装中有八个锁存器,三态总线驱动输出,置数全并行存取,缓冲控制输入,时钟/使能输入有改善抗扰度的滞后作用.

模拟通道选择并锁存

这是锁存器,你看看这个就明白了http://baike.baidu.com/view/1627803.htm

你好!地址和数据线复用 锁存器如果对你有帮助,望采纳.

74ls373是个锁存器,其中OE是使能端,如果OE为高电平,则芯片不起作用输出高阻态,如果OE为低,则输出随输入而变化,你看看以下资料就明白了. http://baike.baidu.com/view/1627803.htm?fr=ala0_1

acpcw.com | zdhh.net | zxqs.net | 3859.net | fnhp.net | 网站首页 | 网站地图
All rights reserved Powered by www.lstd.net
copyright ©right 2010-2021。
内容来自网络,如有侵犯请联系客服。zhit325@qq.com